Энциклопедия по машиностроению XXL

Оборудование, материаловедение, механика и ...

Статьи Чертежи Таблицы О сайте Реклама

Логические компараторы

По-видимому, первыми образцами приборов, специально предназначенных для поиска неисправностей в цифровых схемах, были логический пробник, логический пульсатор, индикатор тока и логический компаратор. За исключением логического компаратора, они применяются либо для возбуждения,, либо для контроля отдельных узлов в логической системе и помогают определить логическое состояние узла и его работоспособность. Ручные средства применяются в отдельности при проверке системы или совместно для реализации  [c.90]


Рис, 5.19. Принцип действия логического компаратора  [c.117]

Логические пробники и пульсаторы, индикаторы тока и логические компараторы продолжительное время доминировали в качестве инструментальных средств поиска неисправностей в цифровых схемах. Однако им свойственны ограничения в том смысле, что пульсатор может возбуждать одновременно только ограниченное число узлов в системе, а логический пробник проверяет только один узел. Пробник может дать полезную информацию о статическом состоянии узла или показать наличие импульсов в цепи, однако он не может дать содержательной информации о последовательностях импульсов. Ручные инструментальные средства играют важную роль при анализе отказов в обычных логических схемах, но они почти бесполезны при анализе систем с шинной структурой, где информация обновляется последовательно во времени на большом числе линий одновременно. Чтобы разобраться в работе микропроцессорной системы, исследователю требуются приборы, которые фиксируют и индицируют в удобной форме информацию со многих линий и могут выделить нужную ему информацию. Очевидно, что простым инструментальным средствам такие функции недоступны, что привело к необходимости разработки аппаратуры, предназначенной для поиска неисправностей в сложных системах с шинной структурой.  [c.118]

При проверке микрокомпьютера исследователь заинтересован в просмотре вполне определенных фрагментов программы, а не каких-то событий, зафиксированных анализатором. Для этого требуется некоторая логика признаков, которая позволит прибору воспринимать информацию от проверяемой системы только при удовлетворении определенных условий. Обычно таким признаком является адрес, с которого начинается программная последовательность. Следовательно, логика признаков должна представлять собой набор логических компараторов, на которые подаются те условия, удовлетворение которых необходимо для того, чтобы анализатор начал воспринимать информацию от проверяемой системы. В первых образцах анализаторов логических состояний информация о признаках вводилась с помощью трехпозиционных переключателей, представляющих состояния 1 , О и безразлично .  [c.123]

При поступлении на вход системы совпадения И1 сигнала логической 1 с выхода компаратора А 1.3 транзистор VT закрывается и ток 1 исчезает, а во вторичной обмотке L2 катушки зажигания возникает высокое напряжение. Нормирование времени протекания тока Д в первичной обмотке КЗ осуществляется задержкой включения выходного транзистора VT относительно управляемого сигнала датчика. Величина задержки зависит от разности между максимальным напряжением на конденсаторе С1 и опорным напряжением и та- Чем выше частота вращения коленчатого вала двигателя, тем меньше напряжение на конденсаторе С1, и, следовательно, время накопления энергии при этом будет уменьшаться.  [c.33]


Сигнал г с компаратора поступает на вход схемы сравнения, в которую входит транзистор VT2 и резисторы R23, R24, R25, R26, R28, на который поступает также сигнал б с инвертора. Эти сигналы формируют начало и конец сигнала е на выходе логической схемы. Продолжительность сигнала е определяет угол замкнутого состояния выходного транзистора VT4. Пока сигнал б или г поступает на базу транзистора VT2, он открыт, а потенциал в точке е (см. рис. 5.12, а) равен нулю, так как она через цепь коллектор-эмиттер открытого транзистора VT2 связана с корпусом. Когда управляющие сигналы исчезают, транзистор VT2 закрывается и на базе транзистора УТЗ через резистор R28 появляется управляющий сигнал е.  [c.109]

Если на выходе интегратора напряжение меньше опорного, то на выходе компаратора напряжение отсутствует (логический 0). Сигнал с компаратора Л13 подается на выходной каскад /V схемы совпадения Я1, управляющей работой выходного транзистора УТ. При переходе компаратора Л1.3 из состояния логической 1 в состояние логического О схе.ма совпадения открывает выходной транзистор УТ и в первичной обмотке 1 катушки зажигания Т (27.3705) появляется ток /5. При поступлении на вход схемы совпадения И сигнала логической / с выхода компаратора Л 1.3 транзистор УТ закрывается и ток х исчезает, а во вторичной обмотке 2 катушки зажигания возникает высокое напряжение. Нормирование времени протекания тока - в первичной обмотке катушки зажигания осуществляется задержкой включения выходного транзистора УТ относительно управляемого сигнала датчика. Величина задержки зависит от разности между максимальным напряжением на конденсаторе С1 и опорным напряжением 0112- Чем выше частота вращения коленчатого вала двигателя, тем меньше напряжение на конденсаторе С и, следовательно, время накопления энергии при этом будет уменьшаться.  [c.142]

Блок VI безыскрового отключения тока предназначен для плавного запирания выходного транзистора, для предотвращения искрообразования при включенном выключателе зажигания и неработающем двигателе. В этом случае наличие сигнала с датчика определяется положением прорези ротора датчика. При отсутствии сигнала датчика на вход схемы совпадения И1 подается сигнал логической 1 с выхода инвертора И, и транзистор VT закрывается. При наличии сигнала датчика напряжение на входе интегратора Л 1.2 уменьшается до нуля, компаратор Л 1.3 подает сигнал логического О на вход схемы совпадения И, и транзистор УТ открывается. Одновременно на вход интегратора Л 1.1 с выхода инвертора И поступает сигнал логического 0. Напряжение на выходе интегратора Л 1.1 линейно возрастает, и при достижении им определенного значения схема совпадения И начинает постепенно уменьшать силу тока базы выходного транзистора УТ, что приводит к увеличению сопротивления участка эмиттер-коллектор и медленному снижению силы тока первичной цепи. При. этом высокое напряжение во вторичной цепи недостаточно для пробоя искрового промежутка свечи.  [c.143]

Простейший и наиболее распространенный способ реализации компаратора — использование для этой цели дифференциальных операционных усилителей. Действительно, если один из входов такого усилителя подключить к нулевому потенциалу, а на другой вход задавать входной сигнал постоянного тока, то при достаточно большом коэффициенте усиления усилителя его выход будет находиться практически всегда либо в состоянии максимального положительного, либо максимального отрицательного сигнала. Ограничив каким-либо способом эти состояния выхода на электрических уровнях логических нуля и единицы соответственно, мы получим вполне приемлемый для большинства случаев компаратор. Если к тому же это ограничение осуществить в виде нелинейной отрицательной обратной связи, включив между выходом и инверсным входом усилителя стабилитрон, то наш усилитель— компаратор сможет одновременно служить и сумматором целого ряда входных сигналов.  [c.126]

Альтернативным подходом к применению схем операционных усилителей и компараторов представляется их использование для цифровых и логических операций над кодами.  [c.161]


Остановимся теперь вкратце на современном состоянии разработок в другом важнейшем классе схем — классе кодирующих и декодирующих преобразователей. Здесь проблема состоит не только в усовершенствовании монолитных операционных усилителей для компараторов, но и в получении монолитных структур цифровых схем — регистров, счетчиков, а также высококачественных ключевых элементов. При использовании МОП-транзисторов последние задачи могут решаться и решаются в единых кристаллах, включающих по существу только эти транзисторы в различных режимах. Поэтому имеет смысл проследить динамику качества переключающих схем, прежде всего логических элементов.  [c.189]

Значительное число различных микросхем в любом семействе логических элементов приводит к тому, что некоторые нз них нельзя проверить с помощью компаратора обычно к таким микросхемам относятся все  [c.117]

Для выполнения логических и вспомогательных операций в АВМ имеется 45 логических и специальных элементов, средн которых 16 логических (два триггера, два элемента НЕ, четыре элемента И—НЕ, четыре реле, два компаратора, два элемента индикаций).  [c.340]

КЭ — кворум-элемент К — компаратор Р. — реле И — логический элемент "И"  [c.168]

КЭ — кворум-элемент К - компаратор Р.. - реле ЭМ - электронная модель И — логический элемент И ИЛИ — логический элемент ИЛИ"  [c.169]

В гл. 5—8 описываются приборы, ориентированные на цифровые системы. В гл. 5 речь идет о таких, простейших приборах, как логические пробники, логические пульсаторы, индикроры тока и логические компараторы. Дано описание принципов их работы и способов применения в типичных ситуациях. Анализ ограничений этих простых средств служит введением для последующих  [c.7]

Кроме перечисленных логического пробника, пульсатора и индикатора тока имеются логические клипсы и компараторы. Они применяются для функционального контроля одной микросхемы при работе ее в системе. Логическая клипса надевается на проверяемую ИС и получает питание от вывода самой ИС. Логическая схема внутри клипсы определяет полярность питания, а светодиоды на торце клипсы показывают логические состояния, выводов ИС. Логическая клипса может проверять одно логическое семейство, например ТТЛ, и даже с ограничениями внутри семейства из-за большого разнообразия способов подключения питания и значительного числа типов корпусов ИС. Например, клипса может проверять ИС в корпусах тира DIP (с двусторонним расположением выводов), имеющих 14 или 16 выводов. Даже среди микросхем с такими корпусами клипса может проверять не все микросхемы. Внутри клипсы имеется схема с довольно ограниченными возможностями, поэтому быстрые импульсные события на выводах проверяемой микросхемы нельзя видеть на светодиодах, индицирующих состояния этих выводов. Большинство ограничений, свойственных логической клипсе,-устранено в логическом компараторе, который воспринимает сигналы от проверяемой микросхемы через пассивную клипсу и плоский кабель. В компаратор помещается ИС, аналогичная проверяемой, и любые различия в работе двух микросхем индицируются на светодиодах. Обе микросхемы работают параллельно, но выходы микросхемы, находящейся в компараторе, действуют только в самом компараторе для получения и последующей индикации сигналов правильно/неправильно . Обычно логические компараторы оснащаются платой персонификации для каждой проверяемой микросхемы эта плата настраивает прибор и дает информацию о выводах питания, входах и выходах. Логический компаратор универсальнее логической клипсы и может проверять большинство микросхем семейства элементов при наличии панелек для эталонных микросхем и кабелей для разных типов корпусов.  [c.91]

Некоторые ИС можно проверить в системе, пользуясь прибором, который называется логическим компаратором (рис. 5.19). Компаратор содержит плату с микросхемой, аналогичной проверяемой, и имеет клипсу, с помощью которой он подключается к проверяемой микросхеме. В процессе работы компаратор воспринимает все входные сигналы проверяемой микросхемы и подает их на встроенную в него микросхему. Выходы обеих микросхем сравниваются с помощью элемента исключающего ИЛИ, и при их различии сформированный сигнал ошибки расширяется и подается на светодиод.  [c.116]

Необходимо помнить, что логический компаратор нагружает проверяемую микросхему, и если она уже работает с максимальным коэффициентом разветвления по выходу, то это может привести к ее хаотичному поведению. Например, компаратор 10529А фирмы Неш1ей-Рас-кагс1 создает нагрузку в 1,2 входной нагрузки на любой вход, к которому он подключается, и всего 0,1 ТТЛ-на-грузки на любой выход. В большинстве ситуаций эти дополнительные нагрузки не влияют на работу проверяемой схемы, но в схемах с аналоговыми компонентами, например с одновибратором, дополнительная нагрузка может изменить временные характеристики.  [c.117]

Когда информация от проверяемой системы совпадает с кодами, поданными в логические компараторы от компьютера, сигнал от компараторов сообщает компьютеру о том, что обнаружено запускающее событие. После этого компьютер считывает из 6-битного счетчика адрес, по которому запомнено запускающее событие, и запускает вычитающий счетчик задержки. Когда прошло вычисленное число задержанных событий, сигнал ZERO OUT от вычитающего счетчика запрещает дальнейшее запоминание, отключая синхронизацию 6-битного счетчика адреса. Этот же сигнал подается в компьютер, показывая, что теперь все необходимые события запомнены в ЗУПВ.  [c.129]

По существу, ЗУПВ действует как круговая память— когда данные записываются в ячейку с минимальным адресом, счетчик адреса переходит на максимальное значение, и следующий элемент информации запоминается в ячейке с максимальным адресом. Для слежения за событиями в ЗУПВ компьютер использует адрес, считанный из селектора адреса ЗУПВ, когда логические компараторы фиксируют появление запускающего слова (рис. 6.7).  [c.129]

Рис. 2. Характеристика усилителя в режиме компаратора Ь> — уроиень иыходного сигнала компаратора, соответствующий логической 1 (компаратор выдаёт сигнал) О — сигнала на выходе нет. Рис. 2. Характеристика усилителя в режиме компаратора Ь> — уроиень иыходного сигнала компаратора, соответствующий логической 1 (компаратор выдаёт сигнал) О — сигнала на выходе нет.
Функциональна схема системы зажигания показана на рис.2.8. При вращении валика распределителя S2 на выходе датчика Д появляется сигнал прямоугольной формы, задний фронт которого соответствует моменту искрообразова-ния. Сигнал датчика подается на вход коммутатора I и через инвертор И блока П нормирования времени накопления энергии поступает на вход интегратора А 1.2, выходное пилообразное напряжение которого сравнивается с опорным напряжением t/ n2 в компараторе А 1.3. Если на выходе интегратора напряжение больше опорного, то на выходе компаратора формируется положительное напряжение (логическая 1).  [c.33]


Если на выходе интегратора напряжение меньше опорного, то на входе компаратора напряжение отсутствует (логический 0) сигнал компаратора А 1.3 подается на входной каскад IV схемы совпадения И1, управляющей работой выходного транзистора VT. При переходе компаратора А 1.3 из состояния логической 1 в состояние логического О схема совпадения открывает выходной транзистор VT. и в пё вййой обмотке L1 катушки зажигания (Т) появляется ток 1.  [c.33]

Блок VI безыскрового отключения тока предназначен для плавного запирания выходного транзистора, для предотвращения искрообразования при включенном выключателе зажигания и неработающем двигателе. В этом случае наличие сигнала с датчика определяется положением прорези ротора датчика. При отсутствии сигнала датчика на вход схемы совпадения И1 подается сигнал логической 1 с выхода инвертора И, и транзистор VT закрывается. При наличии сигнала датчика напряжение на входе инте1ратора А 1.2 уменыпается до нуля, компаратор А 1.3 подает сигнал логического О на вход схемы совпадения И1, и транзистор VT открывается. Одновременно на вход интегратора А 1.1 с выхода инвертора И поступает сигнал логического 0. Напряжение на выходе интегратора А 1.1 линейно  [c.34]

Ранее основное внимание уделялось обработке цифровых данных с голографической записью и последующим считыванием в непрерывно изменяемой фоточувствительной среде. Были продемонстрированы также некоторые логические операции между страницами данных без непрерывной голографической записи. Например, операция сравнения ИСКЛЮЧАЮЩЕЕ ИЛИ может быть осуществлена с использованием предварительно записанной постоянной голограммы на тестовой странице. Если искомая согласованная страница находится в составителе страниц и при этом фаза опорного пучка сдвинута на 180° по отношению к фазе при записи тестовой страницы, а амплитуды равны, то для прошедшей объектной волны можно получить нулевой результат (темный участок, или логический нуль). Этот принцип используется в интегрированном оптическом компараторе Баттелла (см., например, статью Кенана и др. [20]). В этом интегрированном оптическом приборе на основе ниобата лития две управляемые волны интерферируют в фоточувствительной области, легированной железом, в результате чего записывается, а затем фиксируется (из-за процессов миграции ионов) голограмма. Один из управляемых волновых фронтов уже претерпел дифракцию на распределении показателя преломления, созданном последовательностью поверхностных электродов. После того как записана и зафиксирована тестовая голограмма, на последовательность электродов можно наложить другой сигнал. При соответствующей амплитуде опорного пучка и сдвиге его фазы па 180° относительно фазы при записи нуль на выходе получается только при совпадении входного сигнала и сигнала, использованного при исходной записи. Применяя регистратор нуля, на выходе получим сигнал только в случае, когда исследуемые данные согласованы с предварительно записанным сигналом. На рис. 10 показана схема другого прибора такого типа. В этой системе канал двоичных данных непрерывно исследует сегменты т-битовых слов, которые путем осуществления операции ИСКЛЮЧАЮЩЕЕ ИЛИ сравниваются с п словами, заранее записанньшк на основной голограмме Фурье. Амплитуду опорного пучка необходимо все время регулировать в соответствии с пропусканием слова по ходу составителя страниц. Если слово на входе системы соответствует любому из записанных ранее слов, то на выходе появляется нуль для любых адресных положений этого слова в  [c.449]

Таким образом, логика цифрового выхода обеспечивает связь между аналоговым регулятором и центральным процессором в зависимости от наложенных требований. Например, может быть обеспечен режим обработки результатов дефектоскопии с учетом регулирования общей протяженности определенного вида дефектов. Решение такой задачи осуществляется аналоговой подсистемой, схема которой приведена на рис. 5.30 (см. стр. 181). Данная схема аналого-цифрового преобразователя на параллельных компараторах 5, построенных по принципу работы амплитудного селектора, отличается от известных способов построения аналогичных устройств. Обычные компараторные логические устройства формируют двоичный код, значение которого пропорционально аналоговому входному сигналу  [c.241]

Прямоугольный сигнал с датчика Холла поступает на вход интегратора А1.2 через инвертор VTI. Интегратор выполнен на одном из операционных усилителей микросхемы К1401Д1. Напряжение сигнала интегратора пропорционально углу поворота датчика-распределителя. Сигнал интегратора подается на вход схемы сравнения (компаратора) А 1.3. Напряжение опорного уровня компаратора А 1.3 определяется потенциалом делителя, подаваемым на вход усилителя. Выходной сигнал компаратора поступает на один из входов логической схемы ИЛИ — НЕ , выполнен 10й иа транзисторе VT2. Наличие на одном из входов положительного сигнала определяет выключенное состояние выходного транзистора VT4. Открытие транзистора VT4 возможно только при отсутствии на любом из выходов схемы ИЛИ — НЕ положительных единичных сигналов. Такая ситуация возникает непосредственно п х-ле того, как осуществляется выключение компара ixjpa. Наличие нулевого уровня на входах логической схемы ИЛИ — НЕ наблюдается до тех пор, пока ток в цепи силового транзистора VT4 не достигнет заданного значения ( 8 А). При этом на резисторах R36, R37, bk.w-ченных параллельно, возникает потенциал, соответствующий опорному уровню компаратора А 1.4. На выходе компаратора возникает единичный положительный уровень, который поступает на вход логической с.че.чы ИЛИ — НЕ . Изменение состояния на входе логической схемы приводит к отпиранию транзистора VT2, запиранию тран-  [c.232]

Элементарным кодирующим преобразователем- можно считать сравнивающее устройство или нуль-орган. Сейчас такие устройства принято называть компараторами (если буквально, то компаратор по-английски означает сравниватель ). Под компаратором понимают элемент, выходной сигнал которого есть двоичная, логическая единица, когда входной сигнал постоянного тока больше нуля, и равен логическому нулю при входном сигнале  [c.125]

Обмен инфорл1ацией, прежде всего логической, между такой моделью на схемах постоянного тока и цифровой машиной, осуществляюш,ей запоминание, управление и связь с объектом, организовать нетрудно. Для этого в схему должны быть введены компараторы, извеш,ающие цифровую машину о логических состояниях модели (например, о достижении одной из переменных требуемого значения), и аналого-цифровые кодирующие преобразователи, преобразующие сигналы постоянного тока, получаемые в модели, в цифровую форму для передачи их в процессор. Цифровая машина должна осуществлять логическое управление моделью постоянного тока путем коммутации ключевых схем и задания имеющихся у нее данных, служащих исходными для вычисления траекторий движения объекта, в модель. Эти последние могут быть двоякого рода во-первых, собственно величины возмущений и начальных значений переменных, непосредственно замеренные на объекте, во-вторых, коэффициенты в модели, полученные в результате той или иной процедуры идентификации.  [c.147]

Преимущества такого двойственного отношения к каждой из основных форм представления информации могут быть достаточно внушительны. И это прежде всего было обнаружено при исследовании принципов работы нервных волокон. В значительной мере именно эти исследования заставили специалистов по логическим системам обратиться в конце 50-х годов XX в. к построеншо пороговых элементов и пороговой логики. Дело в том, что с точки зрения построения адаптирующихся, приспосабливающихся к ситуации, структур очень большие выгоды сулил переход от чисто двоичной логики, когда сумма нескольких 1 всегда 1 , к логическим операциям с взвешенными двоичными сигналами. При этом основной логический элемент — пороговый определялся так на выходе его должна быть 1 в том случае, когда сумма всех двоичных сигналов, умноженных на коэффициенты, им приписываемые и называемые весами, больше некоторой величины, именуемой порогом. В остальных случаях на выходе должен быть О . Сигналы могут задаваться на два входа один — инвертирующий результат сравнения, другой — нет. Но ведь это же компаратор, построенный на дифференциальном операционном усилителе (Его схема и принципы работы подробно рассмотрены в гл. 10.) Заметим, что такая схема действительно есть обобщение схем двоичной логики.  [c.162]


Системы, представленные на рис. 6.4 и 6.5, дают общее представление об анализаторах логических состояний. На них не показано, каким образом компаратор обрабатывает безразличные состояния и как информация из ЗУПВ подается на индикатор для анализа пользователем. В большинстве анализаторов применяют ся логические схемы для обработки поступающих данных, чтобы обеспечить необходимое быстродействие, и микропроцессор, осуществляющий общее управление.  [c.127]

Объединение ввода данных с клавиатуры, микрокомпьютера и дисплея привело к появлению анализаторов логических состояний, спроектированных с учетом требований эргономики. С помощью дисплея можно помогать пользователю при настройке- параметров, регистрации данных, индицируя на экране таблицу отмеченных элементов информации, необходимой для программирования компараторов и схемы признаков синхронизации. Возможно также информировать пользователя о вводе недействительного параметра. В режиме индикации на экране обычно нельзя показать всю хранимую информацию, поэтому для просмотра всех данных пользуются клавишами рулона (или прокрутки ). Запускающее слово часто выделяется с помощью инверсного изображения, а в режиме рулона не допускается переход от последнего задержанного события к первому предзапус-ковому событию. Следовательно, оператор рассматривает информацию только в той последовательности, в какой она возникает в системе, и не испытывает замешательства из-за переходов от события, которое возникло после запускающего слова, к событию, которое возникло до него.  [c.130]

Амплитудно-цифровое преобразование является основным циклом во всем процессе записи. Известно несколько методов осуществления такого преобразования, но не все из них легко применимы к задачам звукозаписи. Важно понять принципы, положенные в основу двух главных методов. Сначала рассмотрим интегратор, подобный используемому в цифровых вольтметрах. Принцип действия его достаточно прост. Основным узлом схемы (рис. 3.6) является компаратор, имеющий два входа и один выход. Пока напряжение на одном входе ниже, чем на другом, на выходе поддерживается один логический уровень. Этот уровень изменяется при изменении соотнощения уровней на входах можно считать, что выход компаратора переключается при равенстве Входных уровней напряжения (практически при очень малой разнице порядка нескольвсих милливольт).  [c.36]

Поэтому почти все эхо-импульсные дефектоскопы снабжены более или менее комфортабельными вентильными схемами (рис. 10.18). Видеовыход усилителя соединяется со входом комг параторной схемы. Если амплитуда эхо-импульса превысит некоторое настраиваемое или постоянное значение для данного типа прибора, подаваемое на сравнительный вход компаратора, то вырабатывается логический сигнал, который соединяется в некоторой логической схеме с временнбй областью ожидания и в случае обнаружения дефекта подает оптический или акустический (звуковой) сигнал тревоги.  [c.211]

Принципиальная схема содержит блок измерения реактивной составляющей тока нагрузки (БИРС), блок компараторов (БК), блок элементов времени (БЭВ), логический блок (ЛБ) и электронные ключ] (ЭК). Входные цепи устройства подключаются во вторичнукэ цепь трансформатора тока фидера нагрузки и к шинам напряжения 100 или 220 В. Выходной сигнал БИРС, пропорциональный значению реактивной составляющей тока нагрузки, поступает на один из двух входов БК. На другие входы БК подаются напряжения установок каждой из зон регулирования. Работу БЭВ определяют состояния выходов БК, которые обусловливают задержку на включение (отключение) каждой йз ступеней. Блок ЛБ задает последовательность включения ступеней регулирования. Цени управления магнитными пускателями илн контакторами подключаются к бесконтактным ЭК.  [c.241]


Смотреть страницы где упоминается термин Логические компараторы : [c.116]    [c.118]    [c.125]    [c.127]    [c.34]    [c.108]    [c.142]    [c.143]    [c.126]    [c.114]    [c.18]    [c.175]    [c.268]   
Смотреть главы в:

Отладка микропроцессорных систем  -> Логические компараторы



ПОИСК



Логический



© 2025 Mash-xxl.info Реклама на сайте