Энциклопедия по машиностроению XXL

Оборудование, материаловедение, механика и ...

Статьи Чертежи Таблицы О сайте Реклама

Уровень логический

Объектно-ориентированное моделирование основано на использовании принципов объектно-ориентированного программирования и заключается в проекции исходной технической задачи на уровень логических структур языка программирования (объектов) и формировании  [c.198]

Если один из входов становится активным и переводится в состояние логической 1, то на выходе схемы ИЛИ также появляется уровень логической 1. Изменение сигнала на выходе схемы ИЛИ приводит к установке в РЮ внутреннего триггера прерывания, и тем самым в микропроцессор передается сообщение об ожидающем прерывании. Микропроцессор реагирует на фронт сигнала прерывания, поэтому, если активный уровень прерывания сохраняется и после процедуры обслуживания прерывания, новые сигналы прерываний не генерируются. К сожалению, если первый сигнал прерывания зависнет на активном уровне логической I, то из-за наличия в микросхеме ВВ запрограммированной логики ИЛИ никакие последующие сигналы запросов не смогут сформировать фронт сигнала прерывания в микропроцессор. Для предотвращения такой потенциально опасной ситуации процедура прерывания должна сбрасывать активное состояние линии запроса прерывания на пассивный уровень логического О, позволяя системе реагировать на все последующие сигналы прерываний.  [c.63]


ТТЛ-схемы имеют запас помехоустойчивости из-за того, что стандартный ТТЛ-вход воспринимает напряжение до 0,8 В как уровень логического 0. Аналогично минимальный выходной уровень логической 1 составляет 2,4 В, а вход воспринимает как уровень логической 1 напряжение более 2 В.  [c.93]

Максимальная длина линии, м Максимальная скорость, бит/с. Уровень логической 1 , В. . Уровень логического О , В. .  [c.229]

Рассмотрим, например, транзисторную ячейку ПЗУ, которая может хранить один данных (Рис. 2.7). Стандартное устройство ПЗУ состоит из некоторого количества строк (адреса) и столбцов (данные), которые вместе образуют массив данных. К каждому столбцу подключен один нагрузочный резистор, который позволяет поддерживать на выводе столбца уровень логической 1, а в каждом пересечении строки и столбца присутствует транзистор и, при необходимости, перемычка. Наличие/отсутствие перемычки задается фотошаблоном.  [c.28]

Давайте проанализируем ситуацию, которая возникает при подаче активного сигнала на проводник строк, т е. когда эта строка пытается перевести все подключенные к ней транзисторы в открытое состояние. В случае, когда ячейка содержит запрограммированное по фотошаблону соединение, активирующийся транзистор этой ячейки будет соединять проводник столбца с уровнем логического О, устанавливая, таким образом, значение выхода в 0. И наоборот если в ячейке нет запрограммированного соединения, транзистор не будет привносить какого-либо действия и через нагрузочный резистор, подсоединённый к столбцу, будет поддерживать на выходе микросхемы уровень логической 1.  [c.28]

Давайте посмотрим на электронное устройство с точки зрения инженеров, разрабатывающих печатную плату. В зависимости от того что они делают, от типов используемых устройств, от окружающей среды, в которой будет работать плата и так далее, разработчики будут выбирать определенный стандарт передачи данных. (В этом контексте понятие стандарт относится к электрическим параметрам сигналов, таким как уровень логического О или логической 1 в вольтах.)  [c.86]

Крутизна (или наклон) импульса представляет собой скорость изменения сигнала при его переходе с уровня логического О на уровень логической 1 и наоборот. При мгновенном переходе, который не может быть достигнут в реальном мире, обеспечивается максимально возможное значение крутизны (Рис. Б.2).  [c.346]

Спад импульса — процесс перехода сигнала с уровня логической 1 на уровень логического 0.  [c.393]

Фронт импульса — процесс перехода сигнала с уровня логического О на уровень логической I.  [c.395]

На рнс. 3.21 приведена структурная схема устройства, задерживающего часть строки, находящуюся между м и / + 1-м тактами. В исходном состоянии триггер Тг сброшен. Уровень логического нуля, снимаемого с прямого выхода триггера, запрещает прохождение двухуровневого видеосигнала ВС и тактовых импульсов ТИ па. регистр сдвига РгС через схемы совпадения И1, И2. В начале строки задний фронт строчного синхроимпульса ССИ сбрасывает счетчик Сч, после чего он начинает подсчет тактовых импульсов, осуществляющих дискретизацию видеосигнала вдоль строки. В момент прихода 1-го тактового импульса с соответствующего выхода дешифратора Дш снимается сигнал, устанавливающий триггер в возбужденное состояние. В результате на вход регистра сдвига поступают продвигающие импульсы ПИ и подается видеосигнал, значения которого в моменты г последовательно записываются в разряды регистра. С поступлением I -Ь 1-го импульса триггер сбрасывается, запрещая дальнейшее  [c.98]


Программная поддержка операции ввода-вывода, обеспечиваемая ОС РВ, имеет иерархическую структуру. Самым верхним уровнем иерархии по степени удобств, предоставляемых системой пользователю, является обмен информацией на уровне логических записей. Затем следует уровень обмена блоками и, наконец, физический уровень ввода-вывода.  [c.140]

Пр имечание. Несмотря на то что ЯОД ориентирован на логический уровень, в него, как правило, включаются директивы,  [c.54]

Отличительной чертой машин-автоматов и систем автоматического действия ближайшего будущего будет высокий уровень управления ими по самым различным параметрам, критериям и показателям. Системы управления в зависимости от того, какие требования предъявляются к управляемому объекту, и условий, в которых он работает, могут иметь логические элементы электронного, пневматического, гидравлического и механического типов. Системы управления могут содержать блок памяти и блоки, обеспечивающие автоматическую поднастройку и адаптацию управляемых объектов, позволяющие качественно выполнять требуемый технологический процесс при изменившихся внешних условиях.  [c.13]

Команды сегментации предназначены для формирования, идентификации и указания сегментов ГИ, которые представляют собой логически связанные совокупности выходных примитивов, с которыми можно оперировать как с единым целым. Сегменты вложены друг в друга, что позволяет создавать иерархическую древовидную логическую структуру ГИ. Уровень вложенности при этом неограничен. Каждый сегмент имеет символическое имя, которое присваивается ему при создании и может быть изменено пользователем в процессе работы. Например, с помощью следую-  [c.54]

Переход с одного энергетического уровня на другой. В 3.1 отмечалось противоречие, связанное с квантовым переходом электрона с одного уровня энергии на другой. Напомним суть этого противоречия. Чтобы перейти с уровня Ei на уровень Е , электрон должен поглотить фотон с энергией 1ь(и Е —Е . Если энергия фотона больше или меньше, чем Е, —Е , то такой фотон не будет поглощен электроном. Значит, находясь на уровне i, электрон должен знать об уровне Е , чтобы поглотить фотон с нужной энергией. Однако, чтобы знать об уровне Е2, электрон должен побывать на нем, чего он не может сделать, не поглотив фотона. Возникает порочный логический круг.  [c.109]

При проектировании цифровой вычислительной аппаратуры существует деление на иерархические уровни, отражающие логические элементы, функциональные узлы, функциональные устройства и функциональные комплексы. При более сложном объекте проектирования число уровней может быть больше. Например, при разработке ЭВМ уровень функциональных схем разбивается на подуровни проектирования логических и регистровых схем.  [c.134]

Параллельное проектирование - см. совместное проектирование ПЛИС - программируемая логическая интегральная схема Поведенческий уровень - иерархический уровень описания цифровых устройств, на котором объектом рассмотрения являются реализуемые устройством алгоритмы и процессы функционирования  [c.313]

В этот период становится все более модным увлечение формализмом, логическими математическими построениями, а деятельность, связанная с практическими задачами, презирается. Поскольку практика, низкий уровень техники не выдвигали научных проблем, а возможности умозрительного построения систем мира были исчерпаны, взоры мыслителей стали чаще обращаться к небу, где все было загадкой и вместе с тем легко поддавалось математической обработке без знания физического смысла. Так земная физика и механика стали еще активнее, чем у древних греков, переноситься на небо . В Александрии работал упоминавшийся выше первый творец гелиоцентрической системы Аристарх Самосский. Немало важных астрономических наблюдений было сделано директором - Музея Эратосфеном (по преданию, рано уморившим себя голодом из-за внезапно наступившей слепоты) и особенно Гиппархом, составившим каталог 1022 звезд, непревзойденный до Тихо Браге (XVI в.).  [c.32]

К8-232 — это широко распространершый стандартный последовательный интерфейс. Этот интерфейс может быть использован для передачи данных со скоростью до 20 ООО бит/с на расстояние до 15 метров на более д шнные дистанции скорость передачи уменьшается. Стандарт К8-449 — это более поздний стандарт, он обладает улучшенными характеристиками по скорости и расстоянию передачи здесь уже достижима скорость до 10 ООО бит/с на расстояние до 1 км. У интерфейса К8-232 уровень логической единицы составляет -12 В, а уровень логического нуля +12 В. Так как микропроцессоры имеют транзистор-транзисторную логику (ТТЛ), где уровень логического нуля составляет О В, а логической единицы — +5 В, то, очевидно, уров-  [c.359]


В микросхемах ЗУПВ управляющий сигнал RIW, определяющий тип выполняемой операции, подается непосредственно на соответствующий вход. Если в линии RjW присутствует уровень логического О, когда работа микросхемы разрешена низким уровнем сигнала  [c.22]

Программируемые микросхемы ВВ в системе с отображением ВВ на память рассматриваются так же, как ЗУПВ. Считывание из входного порта осущесталяется, когда он выбран, а на управляющей линии RIW действует уровень логической 1 загрузка в выходной порт производится при действии на линии RIW уровня логического 0. Когда входные и выходные порты реализуются на микросхемах с малой или - средней степенью интеграции, разрешающ/ е сигналы от логики выбора микросхем необходимо объединить с сигналом RjW при noMouin внешних схем.  [c.23]

На рис. 5.4 и 5.5 показаны реакции пробника модели 545А на различные входные сигналы ТТЛ- и КМОП-схем, работающих от напряжения электропитания 5 В. Пороговые уровни логической 1 и логического О находятся в небольших диапазонах напряжений около номинальных значений. Для ТТЛ-схем пороговый уровень логической 1 составляет 2+ В, а пороговый уровень  [c.97]

ЦИЯ отражена у вывода 1 ИС2. Здесь сигнатура равна 0000, но светодиод в зонде пробника не вспыхивает. Вывод 1 в данном тесте всегда имеет уровень логического О, который дает такую же сигнатуру, как и земля указание 0000 на диаграмме подчеркивает, что вывод ие закорочен на землю. Если вывод закорочен на землю, следует указывать ОКО.  [c.186]

При асинхронной передаче требуется, чтобы от. передатчика в приемник первым был послан стартовый бит, информирующий о начале передачи символа. После этого передается 7-битный код символа, причем первым передается младший бит, а последним — старший бит. Вслед за 7 битами символа передается контрольный бит или бит паритета. Способ реализации бита паритета в различных системах варьируется. Бит паритета может отсутствовать совсем, но может применяться четный/нечетный паритет. Если, например, выбран четный паритет, передатчик подсчитывает количество единиц в передаваемом коде символа и, когда в результате получается четное число, устанавливает в бите паритета уровень логического 0. Когда же после суммирования получается нечетное число, бит паритета устанавливается передатчиком в состояние логической 1, так что воспринимаемое приемником общее число единиц между стартовым и стоповым битами всегда является четным. Нечетный паритет используется аналогичным образом. Единственный контрольный бит паритета позволяет обнаруживать все однобитные ошибки передачи, но может не зафиксировать многобитные ошибки. Приемник подсчитывает число принятых состояний логической 1 и фиксирует ошибку, если результат не совпадает с используемым типом паритета. После передачи бита паритета до начала передачи следующего символа линия передачи остается незадействованной в течение одного, полутора или двух периодов синхронизации. Эти стоповые биты сохранились с того времени, когда периферийные устройства  [c.232]

Принятые данные можно считать из микросхемы по сигналам низкого уровня на управляющих линиях S (выбор кристалла) и RD (считывание). Передаваемые данные загружаются в УСАПП по сигнамм низкого уровня на управляющих линиях S и WR (запись). Для программиста микросхема состоит из четырех регистров, в два из которых можно записывать, а с двух можно считывать. Микросхема программируется (принимает управляющую информацию шины данных) по сигналу логической 1 на линии D (управление/данные), а при загрузке передаваемых данных на линии jD действует уровень логического 0.  [c.236]

Помехоустойчивость схем является весьма существенной характеристикой, поскольку интерференция помехи и полезного сигнала является источником ошибок. Помехоустойчивость часто оценивает значение интерференционного импульса, который может переключать схему. Пдя многих типов цифровых систем помехоустойчивость оценивается разницей между фактическим напряжением уровня О или I, существующим в аппаратуре и напряжением, при котором происходит переключение схемы. Например, если максимальный уровень логического нуля составляет 0,8 В, а реально схема переключается при 1,4 В, то достаточно постороннего импульса 0,6 В, чтобы вызвать неприятности. Некоторые схемы, в том числе первые ТТЛ-схемы, весьма подвержены помехам по цепям питания, и эго обстоятельство является дополнительным аргументом в пользу установки конденсатора мезкду питающим проводом и заземляющим выводом каждого прибора.  [c.25]

Когда инженер приобретает новое программируемое устройств на основе плавких перемычек все перемычки в устройстве изначально целые. Это означает, что в незапрограммированном состоянии на выходе функции, которая рассматривается здесь в качестве примера, всегда будет находиться уровень логического 0. Наличие уровня логического О хотя бы на одном из входов вентиля И приведет к установке О на выходе. Так, если на входе а установлен О, на выходе вентиля И также будет 0. Аналогично, если на входе а установлена логическая 1, выход вентиляНЕ, который будем обозначать как а, будет установлен в О, и, следовательно, на выходе вентиля И будет 0. Такая же ситуация имеет место при использовании входа Ь.  [c.25]

При неподвижном автомобиле пороговое устройство ПУ1 ш ключено, поэтому на его выходе и на входе 2 элемента DD1.1 напряжение близко к нулю. Поэтому напряжение на выходе 3 элемента DD1.1 имеет уровень логической 1 , т. е. переключение тр иггера не происходит, и устройство защиты не вступает в действие.  [c.74]

Для выполнения автоматизированного проектирования необходимо составить модель данных, которая включала бьт совокупность данных и их взаимосвязи, обеспечивающие решение всех предусмотренных в САПР задач. Такая модель имеет три уровня, отвечающие различным степеням абстрагирования от бесконечного многообразия реальных объектов. На первом уровне из этого многообразия выделяются только те объекты, которые необходимы для решения определенного круга задач, и формируется логическая (информационная) структура данных. На втором уровне эта структура преобразуется в физическую структуру данных, которую можно непосредственно представить в памяти ЭВМ и обработать с помощью программ. Наконец, третий уровень представляет собственно внутримашинное размещение элементов данных.  [c.78]

На шинах магистрали крейта потенциалы двоичных цифровых сигналов соответствуют потенциалам логических элементов типоз ТТЛ и ДТЛ, потребляющих ток. Высокий уровень сигнала (большой положительный потенциал) соответствует лог. 0 низкий уровень (потенциал, близкий к нулевому) —лог. 1.  [c.204]

Конструирование — сложный творческий процесс логико-математического поиска оптимального решения комплекса задач по созданию нового изделия с учетом достижения науки и техники. Поэтому для успешного решения задач конструирования специалист должен иметь широкую эрудицию, высокий уровень теоретической и производственной подготовки, хорошо развитое логическое мышление и пространственное воображение.  [c.410]


В последнее время значительное внимание уделяется процедурам совмещенного проектирования программной и аппаратной частей СБИС (SW/HW - Software/Hardware odesign). Если в традиционных маршрутах проектирования разделение алгоритмов на части, реализуемые программно и аппаратно, происходит на самых ранних шагах, то в технологии совмещенного проектирования эта процедура фактически переносится на уровень RTL и тем самым входит в итерационный проектный цикл и может привести к более обоснованным проектным решениям. Примером подхода к совмещенному проектированию может служить методика моделирования на уровне исполнения системы команд, в соответствии с которой моделируются события, происходящие на внешних выводах таких устройств, как арифметико-логическое, встроенная и внешняя память, системная шина и т.п. Благодаря совмещенному проектированию удается не только на ранних стадиях проектирования найти и исправить возможные ошибки в аппаратной и программной частях проекта, но и отладить контролирующие тесты [12].  [c.131]

Логистика - наука о планировании, управлении и контроле за движением материальных, информационных и финансовых ресурсов в различных системах Логический уровень - иерархический уровень описания цифровых устройств, на котором в качестве элементарных компонентов фигурируют устррйства, выполняющие элементарные логические функции  [c.312]

По динамике твердых тел имеется весьма обширная литература, представленная не только книгами, специально посвященными этому вопросу, но и общими курсами механики. Большинство таких книг относится к концу прошлого столетия или близко к этому времени, и авторы их следуют традиционному изложению динамики твердого тела, развитой к тому времени. Одной из лучших книг этих лет является рекомендуемый общий курс Вебстера (первое издание вышло в 1904 г.). По сравнению с учебником Уиттекера книга Вебстера охватывает больший круг вопросов (она содержит теорию потенциала, теорию упругости и гидродинамику), но общий уровень ее является более элементарным. Тем не менее, в ней затрагиваются многие современные вопросы. Изложение ее является логически последовательным и в меньшей степени формальным, чем у Уиттекера, а также более физическим и более изящным. Векторным аппаратом автор не пользуется, так как в то время, когда писалась эта книга, векторное исчисление практически только зарождалось. Вторая часть этой книги посвящена динамике твердого тела и содержит подробное исследование движения симметричного волчка при отсутствии сил. Движение тяжелого волчка исследуется здесь методом, подобным изложенному в настоящей главе, но более длинно.  [c.205]


Смотреть страницы где упоминается термин Уровень логический : [c.228]    [c.144]    [c.19]    [c.23]    [c.97]    [c.222]    [c.56]    [c.30]    [c.244]    [c.40]    [c.14]    [c.80]    [c.127]    [c.319]    [c.564]    [c.51]   
Основы теории и проектирования САПР (1990) -- [ c.102 , c.271 ]



ПОИСК



Логический



© 2025 Mash-xxl.info Реклама на сайте