Энциклопедия по машиностроению XXL

Оборудование, материаловедение, механика и ...

Статьи Чертежи Таблицы О сайте Реклама

Логика комбинационная

Микропрограммные устройства управления с жесткой логикой называются микропрограммными автоматами (МПА). Микропрограммный автомат рассматривается как конечный автомат (КА), имеющий память, состояние которой отождествляется с состоянием КА, и комбинационную часть, вырабатывающую сигналы для управления операционными блоками и для изменения собственного состояния. Структура МПА специфична для каждой новой МП. Проектирование МПА заключается в выборе типа и объема памяти, в построении логических схем комбинационной части с учетом требований надежности, устойчивости, экономной реализации в условиях заданной технологии.  [c.106]


Один из способов оценить роль оптических соединений в компьютерных системах состоит в том, чтобы сравнить различные архитектуры параллельной обработки, оценивая степень сложности выполняемых задач. На рис. 9.2 изображен модифицированный вариант схемы из работы [4], иллюстрирующей потенциальные возможности оптических межэлементных соединений как функцию их числа. Из рисунка становится очевидным, что от оптики можно ожидать выполнения все более значительных задач по мере увеличения степени параллелизма обработки. Диаграмма также указывает, что степень сложности каждого обрабатывающего элемента имеет тенденцию к уменьшению по мере роста числа межэлементных соединений. В конечном итоге обрабатывающие элементы сводятся к простым вентилям, и структура обработки становится все ближе к области чисто комбинационной логики. Именно такими свойствами обладают системы, рассмотренные в данной главе. В данном случае системы не обладают памятью в традиционном смысле. И тем не менее двух- или трехуровневые комбинационные логические матрицы, позволяющие образовать логически полные наборы функций и реализовать обычную логику, могут быть классифицированы либо как устройство памяти с адресацией к месту хранения информации, либо как устройство памяти с адресацией к содержимому [5, 6]. Эти виды устройств также  [c.239]

Сравнение возможностей различных методик реализации комбинационной логики  [c.253]

Рис, 3,4, Небольшой блок комбинационной логики  [c.39]

Комбинационную логику часто называют комбинаторной логикой.  [c.39]

Как уже упоминалось в гл. 3, некоторые называют комбинационную логику комбинаторной.  [c.71]

К сожалению, как оказалось, в то время не существовало точного определения системного вентиля. Ситуация осложнялась тем, что тогда ПЛИС в основном состояли из программируемой логики общего назначения в форме таблиц соответствия и регистров. Даже нельзя было получить ответ на такой вопрос, как Можно ли впихнуть функциональность, реализованную на определенной заказной микросхеме, содержащей х эквивалентных вентилей, в некоторую ПЛИС, содержащую системных вентилей . Проблема состояла в том, что некоторые устройства на заказных микросхемах были, как правило, комбинационными, в то же время как на других устройствах было довольно тяже-  [c.90]

В такой ситуации не хотелось бы выставлять новые данные на входы блока до тех пор, пока не будет сохранен результат, относящийся к первому слову данных. Это значит, что возникает та же ситуация, которая имела место при неэффективной сборке автомобиля. Другими словами, потребуется много времени для обработки каждого слова данных, и большинство рабочих , т. е. логических блоков, основную часть времени будут простаивать без работы. Проблема решается методом конвейерной обработки, в котором острова комбинационной логики чередуются с блоками регистров (Рис. 7.2).  [c.113]


Всё вышесказанное сводится к тому, что инженерам следует соблюдать определённый баланс. Разделение комбинационной логики на меньшие блоки и увеличение количества регистров приведет к росту производительности устройства и одновременно к увеличению потребления ресурсов микросхемы, в том числе и места на кристалле, что у ятш задержку, или латентность, устройства.  [c.114]

В этом случае система циклового моделирования будет выдавать любую временную информацию, связанную с вентилями комбинационной логики, а также будет преобразовывать эту логику в последовательность логических (булевых) операций, которые могут быть реализованы с помощью микропроцессорных команд.  [c.251]

Хотя обе реализации будут формировать последовательность максимальной длины, всё же значения этих последовательностей будут различаться. Главным достоинством метода один ко многим является то, что в этом случае используется не более одного уровня комбинационной логики в цепи обратной связи независимо от количества задействованных отводов.  [c.365]

Комбинаторная логика — см. Комбинационная логика.  [c.385]

Комбинационная логика — цифровая логическая функция, состоящая из набора простых логических элементов (вентилей) (И, ИЛИ, И-НЕ, ИЛИ-НЕ и др.), в которой каждое выходное значение напрямую зависит от комбинации входных значений. Другими словами, любое изменение сигналов на входе тут же спровоцирует распространение сигнала через элементы функции и формирование нового выходного значения. Эту логику также иногда называют комбинаторной логикой.  [c.385]

Последовательная логика — цифровая функция, выходное значение которой зависит не только от текущего состояния на её входах, но и от входных значений в предыдущие моменты времени. Другими словами, результат зависит от последовательности входных значений. См. также Комбинационная логика.  [c.390]

Команды конфигурационные 93 Комбинаторная логика 39 Комбинационные петли 115 Коммутационные шумы 343 Компоновка 125, 128 Конвейер 112 Константы 152 Контрольная сумма 371 Конфигурационный порт 96 Конфигурируемые модули логического анализатора 228  [c.402]

Прежде всего, необходимо тщательно просмотреть RTL-код, чтобы удалить или, по крайней мере, оценить, всю асинхронную логику, комбинационные петли, цепи задержки и другие подобные им блоки см. гл. 7). Если в устройстве используются триггеры с входами как установки, так и сброса, можно изменить их и использовать только один из этих входов см. гл. 7). Необходимо также найти все защёлки и переделать схемы под использование триггеров. Кроме того, следует проанализировать выражение вида if-then-else, в которых отсутствует конструкция else, так как в этом случае средства синтеза будут вставлять в описание устройства защёлку см. гл. 9).  [c.239]

Логика комбинационная 39 Логическая ячейка 73 Логические уровни 114 Логический анализатор (виртуальный) 227 Логический синтез 141, 253 Логический элемент 74 Логическое моделирование 121 Локальная оптимизация 159 Льюис, Кэрол 15  [c.402]

ГОСТ 2.743—72 устанавливает правила построения условных графических обозначений комбинационных логических элементов с равноценными входами, неравноценными входами, а также изображение монтажной логики, т. е. непосредственно соединения на общую нагрузку логических выходов нескольких элементов, рассматриваемых как псев-дозлемент и изображаемых в виде условного графического обозначения аналогично комбинационным логическим элементам.  [c.196]

Пусть требуется разработать VHDL-модель восьмиразрядного комбинационного сумматора. Логика работы схемы одного разряда сумматора задана в виде табл. 2.12. Тогда модель одноразрядного сумматора может быть представлена в следующем виде  [c.285]

Прямой- метод анализа. В работах [9, 10] разработаны и строго обоснованы основанные на аппарате бесконечнознач-пой логики алгоритмы динамического анализа ЦС, позволяющие найти динамический процесс y t) на выходе любой (комбинационной или с памятью) ЦС с заданным тестовым воздействием (1) на ее входах. Эти алгоритмы базируются, в первую очередь, на анализе ЦС методом подстановки ЦС разбивается на последовательные ступени, глубиной в один элемент, затем поочередно к 1-й, 2-й и т. д. ступеням применяют полученные заранее соотношения между входными и выходными динамическими процессами типовых логических элементов (ЛЭ).  [c.63]

ЛОГИЧЕСКИЕ СХЕМЫ — физ. устройства, реализую-nnie функции матем. логики. Л. с. подразделяют на 2 класса комбинационные схемы (Л, с, без памяти) и последовательностные схемы (Л. с. с памятью). Л. с. являются основой любых систем (различных назначений и физ. природы) обработки дискретной информации.  [c.599]


Большинство КРК являются специализированными — они проектируют СБИС конкретного типа, изготовляемые по конкретной технологии. Например, существуют КРК, область применения которых ограничивается проектированием программируемых логических матриц (ПЛМ) по КМДП технологии или СБИС произвольной комбинационной логики на вентильных л-МДП матрицах. Узкая специализация позволяет повысить качество проектов, приблизив его к качеству схем, проектируемых опытными разработчиками в обычных САПР. В то же время качество схем, разработанных с помощью более универсальных КРК, оказывается ниже по ряду параметров и прежде всего по занимаемой площади кристалла.  [c.320]

Как показано выше, не все логические функции могут, быть реализованы с помощью пороговых логических элементов с одним линейным неравенством те из них, которые могут быть реализованы, называются пороговыми, или линейно-разделяемыми функциями. В целом существует 2 " логических функций п двоичных переменных (каждая из 2" входных строк таблицы истинности может иметь любой двоичный выход), но число пороговых функций обычно намного меньше — верхний предел их числа составляет (2 + )/л . Например, если п = 3, полное число функций равняется 256, верхнее предельное значение составляет 170, а фактическое число функций оказывается равным 404 [10]. Для п = 2 (простейший случай) можно легко показать, что 14 из 16 возможных булевых логических вентилей с двумя входами, включая И и ИЛИ, могут быть реализованы с помощью единственного порогового элемента таким образом, линейные неравенства пороговой логики можно рассматривать как более общий случай булевой логики. Поскольку любые комбинационные логические функции (с таблицей истинности из постоянных значений). можно реализовать на основе системы вентилей или элементов с не более чем двумя уровнями булевой логики (т. е. сигнал, в системе не должен проходить более двух последовательно соединенных логических вентилей, исключая вентиль НЕ), то оказывается, что то же самое справедливо для пороговой логики. Однако буле-вы логические схемы для сложных функций (например, 16-разрядный умножитель) обычно требуют более двух логических уровней, чтобы избежать соединений на одном и том же уровне неоправданно большого числа логических элементов [16]. Пороговая логика, в частности реализация пороговой лжики в оптике, может смягчить эти требования. Данная характеристика и пример на рис. 5.1 показывают, что пороговая логика имеет потенциальные преимущества, обеспечивая мень-  [c.145]

Рассмотренная выше микросхема ППЗУ является очень простой. В действительности микросхемы ППЗУ имеют значительно больше входов и выходов и могут использоваться для реализации больших блоков комбинационной логики. С середины 60-х и до середины 80-х (или даже позже) комбинационная логика в общем случае реализовывалась с помощью микросхем- конфеток , таких как 74-ая серия компании Texas Instruments.  [c.40]

Суть заключается в том, что когда эти выражения используются для реализации комбинационной логики (Рис. 3.4 и 3.5), ППЗУ удобно использовать для выражений с большим количеством произведений, но небольшим количеством входов, так как все входные комбинации жестко зашиты в матрице И и всегда декодируются.  [c.41]

Кроме событийного моделирования, возможно также цикловое ( y le-based) моделирование. Оно очень хорошо подходит для моделирования конвейерных устройств, в которых островки комбинационной логики расположены между блоками регистров (Рис. 19.9).  [c.251]

При использовании двоичных счётчиков (допустим, что по некоторым причинам мы решили применить их для реализации очереди FIFO) получить предьщущее значение можно двумя способами. Во-первых, можно установить дополнительные теневые регистры. Каждый раз при увеличении значения счётчика его текущее значение предварительно копируется в теневой регистр. Также для получения предьщущего значения из текущих данных можно воспользоваться блоком комбинационной логики. К сожалению, оба этих метода приводят к значительным издержкам в виде дополнительных логических схем. В отличие от них, LFSR-регистры в действительности могут запоминать своё предыдущее состояние. Для этого всего лишь необходимо к старшему биту регистра добавить ещё один бит (Рис. В. 10).  [c.370]


Смотреть страницы где упоминается термин Логика комбинационная : [c.602]    [c.20]    [c.39]    [c.113]    [c.138]    [c.15]   
Проектирование на ПЛИС архитектура, средства и методы (2007) -- [ c.39 ]



ПОИСК



А < рл логики

Комбинационное эхо



© 2025 Mash-xxl.info Реклама на сайте