Энциклопедия по машиностроению XXL

Оборудование, материаловедение, механика и ...

Статьи Чертежи Таблицы О сайте Реклама

Логическая ячейка

При несовпадении импульсов, наоборот, сигнал возникает иа выходе логической ячейки ИЗ и поступает на вход триггера ТрЗ, а на выходе логической ячейки И4 сигнал отсутствует. Таким образом, при несовпадении импульсов удара и оптимального фазового угла дебалансов триггер ТрЗ находится в первом устойчивом положении, при котором реле РА2, управляющее исполнительным механизмом, включает работу последнего. При совпадении импульсов триггер ТрЗ находится во втором устойчивом положении, при котором реле РА2, а следовательно, и исполнительное устройство, выключены  [c.463]


Наборы учебных пособий могут включать следующие устройства логические ячейки ИЛИ , И , инверторы, усилители, струйные сопротивления, емкости, а также соединительные шланги и коммуникационные платы. В качестве дополнительных приборов могут использоваться манометры. Для подачи сигналов в дискретных схемах можно перекрывать отверстия кончиками пальцев.  [c.159]

Система установлена на заводе оптических приборов. Это самая большая струйная система, используемая в промышленных условиях. Система собрана из 1050 логических струйных элементов (логические ячейки И , ИЛИ , НЕ—ИЛИ , триггеры).  [c.179]

Рис. 42. Печатный и микромодульный варианты логической ячейки НЕ—ИЛИ . Рис. 42. Печатный и микромодульный варианты логической ячейки НЕ—ИЛИ .
В качестве примера можно рассмотреть изготовление резистивных элементов логической ячейки (рис. 60).  [c.161]

Разбраковка деталей производится на четыре группы брак неисправимый , брак исправимый по диаметру , брак исправимый по биению торца , годные . При наличии команд брака более чем по одному параметру деталь поступает в группу неисправимого брака, о осуществляется логической ячейкой И , состоя-310  [c.310]

Кроме таблиц соответствия, мультиплексоров и регистров, логические ячейки содержат небольшое количество других элементов, включая специальную логику быстрого переноса для использования в арифметических действиях.  [c.74]

Секции и логические ячейки  [c.74]

Рис, 4,8, Секция, содержащая две логических ячейки  [c.74]

Аналогично, каждая 4-битная таблица соответствий может использоваться в качестве 16-битного сдвигового регистра. Для этого существуют специальные соединения между логическими ячейками внутри секции и между секциями, которые позволяют соединить последний бит одного сдвигового регистра с первым битом другого регистра без привлечения к этому процессу выходных сигналов таблиц соответствия. Последние также могут использоваться для просмотра содержимого определенного бита в 16-битном регистре. Это позволяет при необходимости соединить вместе таблицы соответствия внутри одного логического блока и реализовать сдвиговый регистр величиной до 128 бит.  [c.76]

Ключевой особенностью современных ПЛИС является то, что они содержат специальную логику и внутренние соединения, необходимые для реализации схем ускоренного переноса. В контексте программируемых логических блоков, рассмотренных в предыдущем разделе, следует упомянуть о том, что каждая логическая ячейка содержит специальную логику переноса. Эта логика дополняется специальными внутренними соединениями между двумя логическими ячейками в пределах каждой секции, между секциями в рамках каждого логического блока и между блоками.  [c.76]


Чтобы поднять, или удержать, производительность устройств на основе ПЛИС, они должны быть более конвейеризованы, чем их аналоги на заказных микросхемах. Задача облегчается тем, что каждая логическая ячейка в ПЛИС содержит таблицу соответствия и регистр.  [c.114]

В этом алгоритме концепция логической работы используется для установки фиксированных временных параметров, которые средства физической реализации устройства будут использовать для размещения и разводки элементов. Это значит, что по окончании этапа синтеза будет завершена временная оптимизация, а также определены и зафиксированы все задержки на участках схемы. На этапе размещения элементов используется алгоритм изменений размера, который, подстраиваясь под жестко определённые временные параметры, производит изменение размера логической ячейки. Затем очередь за алгоритмом разводки, который для поддержки начальных временных ограничений и сохранения целостности сигнала производит подстройку ширины проводников и расстояний между ними.  [c.156]

В рамках рассматриваемого материала предположим, что логическая ячейка содержит 4-входовую таблицу соответствия, регистр и другие блоки, такие как мультиплексоры и цепи быстрого переноса.  [c.202]

Нелинейные элементы на логических ячейках  [c.133]

Рис. 2.11. Схема и обозначение логической ячейки И Рис. 2.11. Схема и обозначение логической ячейки И
На рнс, 2,12 изображена дискретная логическая ячейка ИЛИ, Если напряжение подать на один из входов ячейки, получим выходное напряжение 2-  [c.133]

В электрической схеме это означает, что из напряжений, отображающих образующие функции, на выход поступает только одно. Функциональный элемент на логических ячейках синтезируется из ячеек ИЛИ (схемы отработки максимума), И (схемы отработки минимума) и схем выделения модуля СВМ. Образующие функции обычно представляют собой линейные зависимости, отображающие кусочно-аппроксимированную функцию.  [c.134]

Из двух сомножителей с помощью схем выбираются максимальный и минимальный. Значение напряжения, соответствующее минимальному сомножителю, увеличивается с помощью масштабного усилителя К (/г=2н-10). Сомножители, подаваемые на логические ячейки Лх и Лч, должны быть одного знака  [c.183]

Фиг. 7.17. Пороговая логическая ячейка. Фиг. 7.17. Пороговая логическая ячейка.
В литературе описаны методы построения обучаемых алгоритмов распознавания образов. Однако только сравнительно небольшое их число нашло применение в реальных задачах [35]. Быстро развивающимся классом методов являются методы, использующие пороговую логическую ячейку, показанную на фиг. 7.19. Здесь для удобства обозначено гюп+х = О и  [c.255]

При большой степени детализации маршруты представляются состоящими из проектных процедур, например для БИС имеем разработку алгоритма функционирования, абстрактный синтез конечного автомата, структурный синтез функциональной схемы, верификацию проектных решений функционально-логического проектирования, разбиение функциональной схемы, ее покрытие функциональными ячейками заданного базиса, размещение, трассировку, контроль соблюдения проектных норм и соответствия электрической и топологической схем, расслоение общего вида топологии, получение управляющей информации для фотонаборных установок. Возможна еще большая детализация маршрута с представлением проектных процедур совокупностями проектных операций, например структурный синтез функциональной схемы БИС можно разложить на следующие операции поиск эквивалентных состояний конечного автомата, реализацию памяти, кодирование состояний, определение функций выхода и возбуждения элементов памяти, синтез комбинационной части схемы.  [c.357]


Третью группу составляют ферриты с прямоугольной петлей гистерезиса, предназначенные для работы в ячейках памяти и логических схемах электронных вычислительных машин.  [c.383]

Устройствами хранения информации могут быть как нестирающиеся носители (перфокарта, перфолента, перфодиск и т. д.), так и восстанавливающиеся носители (магнитная лента, термолента и т. д.), а также струйные логические ячейки памяти, динамические ЗУ (на пневматических линиях задержки), пневмомеханические ЗУ и т. д.  [c.197]

Перфолента. . . Перфокарта. . . Магнитная лента. Термолента. . . Логические ячейки Динамические. .  [c.203]

Причина существования такой логико-блочной иерархии, т. е. логическая ячейка-> секция с двумя логическими ячейками- конфигурируемый логический блок с четырьмя секциями, заключается в том, что она дополняется эквивалентной иерархией внутренних соедине-  [c.75]

Логическая ячейка — основная конструктивная единица в современных ПЛИС компании Xilinx. В её состав входят 4-входовая таблица соответствия, мультиплексор, регистр и вспомогательная логика. См. также логический элемент, КЛБ, блок логических массивов (LAB) и секция.  [c.386]

Секщ1я (sli e)— термин компании Xilinx, подразумевает под собой структуру, находящуюся между логической ячейкой и конфигурируемым логическим блоком (КЛБ). Почему секция Да потому, что это самое подходящее название для такой структуры. В настоящее время секция включает в себя две логических ячейки. См. также КЛБ, Логическая ячейка. Логический элемент.  [c.392]

Логика комбинационная 39 Логическая ячейка 73 Логические уровни 114 Логический анализатор (виртуальный) 227 Логический синтез 141, 253 Логический элемент 74 Логическое моделирование 121 Локальная оптимизация 159 Льюис, Кэрол 15  [c.402]

На рнс. 2.11 изображена дискретная логическая ячейка И. Если напряжения Иц =И12=М)з 0, то диоды открыты и при напряжении Е через нагрузочные сопротив.яения к,п протекает ток.  [c.133]


Смотреть страницы где упоминается термин Логическая ячейка : [c.463]    [c.166]    [c.160]    [c.73]    [c.73]    [c.73]    [c.74]    [c.74]    [c.74]    [c.75]    [c.76]    [c.275]    [c.134]    [c.135]    [c.175]    [c.130]    [c.259]   
Проектирование на ПЛИС архитектура, средства и методы (2007) -- [ c.73 ]



ПОИСК



Логические ячейки фирмы ХШпх

Логический

Нелинейные элементы на логических ячейках

Секции и логические ячейки



© 2025 Mash-xxl.info Реклама на сайте