Энциклопедия по машиностроению XXL

Оборудование, материаловедение, механика и ...

Статьи Чертежи Таблицы О сайте Реклама

Булевы выражения

Благодаря управляющей вычислительной технике (УВТ) возможна замена специализированных аппаратных средств контроля и управления программно-аппаратными и программными средствами. Программная реализация задач и локальных математических моделей процессов и объектов испытаний по сравнению с аппаратной реализацией обладает гораздо большей гибкостью и универсальностью. АСК на базе ЭВМ легко перестраивается на новый вид работ, на испытания другого ОИ путем смены, модификации или изменения программ. В ряде случаев могут быть использованы методы программирования на простейшем алгоритмическом языке по принципиальной схеме ОИ или исходя из логических (булевых) выражений (простейших  [c.534]


Эта секция является главной частью исходного файла. Здесь записываются все необходимые части проекта, такие, как конечные автоматы, таблицы истинности и булевы выражения.  [c.332]

Булево выражение для данного рисунка выглядит следующим образом  [c.360]

Средства логического синтеза автоматически конвертировали КТЬ-описания устройств в набор регистров и булевых выражений, попутно реализуя различные процедуры минимизации и оптимизации, в том числе оптимизацию по временным задержкам и по площади используемого места на кристалле. После этого средства синтеза генерировали таблицы соединений вентилей, которые должны были соответствовать, и соответствовали, начальным временным ограничениям (Рис. 9.2).  [c.139]

Литерал — переменная в булевых выражениях.  [c.386]

Милли — приставка (обозначается символом м ), которая предназначена для обозначения одной тысячной части или 10" Например, 3 мс представляет собой Зх 10" с. Минимизация — процесс уменьшения сложности булевых выражений.  [c.388]

Преобразования Де Моргана — преобразование булевых выражений в альтернативную, зачастую более удобную форму  [c.390]

Введенное таким образом правило подстановки приведет к тому, что для всех отрицательных чисел а, Н(а) будет преобразовано в 0. После слов SU H THAT может находиться булево выражение.  [c.164]

REPEAT <оператор> UNTIL EX - <оператор> вьшолняется до тех пор, пока истинно булево выражение ЕХ. В отличие от конструкции WHILE... <оператор> выполняется всегда хотя бы один раз.  [c.167]

WHILE EX DO <оператор> - оператор выполняется до тех пор, пока истинно выражение ЕХ (ЕХ булево выражение).  [c.169]

ОПЕРРЦИЯ ЛОГИЧЕСКОГО УМНОЖЕНИЯ ДВУХ БУЛЕВЫХ ПЕРЕМЕННЫХ ИЛИ ВЫРРЖЕНИЙ,СТОЯЩИХ СПРАВА И СЛЕВА ОТ СЛОВА RNDi РЕЗУЛЬТАТ ОПЕРАЦИИ ВЕРНО V ЕСЛИ ВЕРНЫ ОБА БУЛЕВЫХ ВЫРАЖЕНИЯМИ НЕВЕРНО", ЕСЛИ ОДНО ИЛИ ОБА ВЫРАЖЕНИЯ НЕВЕРНЫ.  [c.197]

ОПЕРАЦИЯ ЛОГИЧЕСКОГО СЛОЖЕНИЯ БУЛЕВЫХ ПЕРЕМЕННЫХ ИЛИ ВЫРАЖЕНИЙ, СТОЯЩИХ СПРЙВЙ И СЛЕВА ОТ СЛОВА ORS РЕЗУЛЬТАТ ОПЕРАЦИИ "ВЕРНО" ЕСЛИ ВЕРНЫ ОБА ИЛИ ОДНО ИЗ ДВУХ БУЛЕВЫХ ВЫРАЖЕНИЙ.  [c.202]

Выражение индекса используется для вычисления значения ключа для каждой записи базы данных. Результатом вычисления выражение должно быть значение одного из следующих типов числовое, строковое, дата или булево. Выражение фильтра должно возвращать результат типа булево. Если значение выражения фильтра для конкретной записи базы данных равно истине, информация об этой записи будет включена в индексный файл, в противном случае индексный файл не будет содержать информацию об этой записи и позиционирование на эту запись ХВазе-объекта с данным текущим индексом производиться не будет.  [c.888]

BOOLL Определяет выходное напряжение низкого уровня (логического нуля) в булевых выражениях для цифровых схем. По умолчанию = 0,0 В  [c.254]

BOOLH Определяет выходное напряжение высокого уровня (логической единицы) в булевых выражениях для цифровых схем. По умолчанию = 4,5 В  [c.254]


BOOLT Определяет пороговый уровень (уровень порога срабатывания логического элемента) в булевых выражениях для цифровых схем. По умолчанию =1,5 В  [c.254]

В секции Logi вводятся выражения, которые описывают каждый входящий в проект логический элемент. Для определения состояния выходного вывода как функции от состояний входных выводов а и b используется синтаксис булевых выражений.  [c.396]

Следующий, более сложный уровень HDL, определяется способностью поддерживать функциональные представления устройства, которые включают в себя набор конструктивов. Нижняя граница этого уровня определяется способностью описывать функцию с помощью булевых (логических) выражений. Например, если представить, что имеется набор сигналов, которые называются Y, SELE T, DATA-A и DATA-B, то можно описать функциональность простого 2 1 мультиплексора с помощью следующего булевого выражения  [c.137]

Многие ранние цифровые версии HDL понимали только структурные описания устройств в форме таблиц соединений вентилей или транзисторных ключей. Другие представители этого семейства языков, например ABEL, UPL или PALASM, использовались для описания функциональности программируемых логических устройств (ПЛУ). Эти языки поддерживали различные уровни функционального уровня абстракции, такие как булевы выражения, текстовые таблицы истинности, текстовые описания конечных автоматов см. гл. 3).  [c.138]

Как язык профаммирования, Verilog обладал достаточной мощью при работе на структурном (вентили и ключи) уровне абстракции (особенно в отношении моделирования задержек), отличался большой мощью на функциональном (булевы выражения и RTL) уровне абсфак-ции и поддерживал некоторые поведенческие (алгоритмические) консфукции (Рис. 9.5).  [c.144]

Язык VHDL отличался большой мощностью на функциональном (булевы выражения и RTL) и поведенческом (алгоритмическом) уровнях абстракции, а также поддерживал некоторые конструкции системного уровня. Однако он не оправдал своих возможностей при работе на структурном (вентили и ключи) уровне абстракции, особенно в части моделирования задержек.  [c.147]

Д У И 1[ Г.1 е типа БУЛЕВО (,/10ГИЧ1 СКиЕ) пред назначены для описания двоичиых (булевых) величии. Это могут быть либо одиночные б)ггы (разряды) с возможными значе шями истина или ложь , либо цепочки битов. Данные этого типа обычно используются для управ.яения ход<зм вычислительного процесса в программах и в качестве значений логических выражений флажков условий. В ПО структурного синтеза данными этого типа описываются многие свойства проектируемых объектов. Операции над данными типа БУЛЕВО (И. ИЛИ, НЕ и др.) — наиболее быстрые.  [c.8]

Кратный корень в качестве третьего аргумента использовать нельзя. FIXP(V) - булевый оператор, который устанавливает, является ли выражение V целым.  [c.164]

Оператор ONDITION обеспечивает определение логических функций на более высоком уровне, чем при их описании стандартными логическими выражениями булевой ангебры.  [c.341]

Для правильного описания требуемой логической схемы необходимо составить выражения, пользуясь синтаксическими правилами языка UPL. Вьфажения могут быть записаны в булевом формате, в виде конечных автоматов или как таблица истинности.  [c.376]

Условие (1.10) является частным случаем выражения (1.11). Если R содержит конечное число выборочных точек, то класс всех возможных событий и есть булево поле. Очевидно, что борелево поле порождается (формируется) булевым полем.  [c.8]


Смотреть страницы где упоминается термин Булевы выражения : [c.152]    [c.188]    [c.409]    [c.260]    [c.678]    [c.267]    [c.386]    [c.394]    [c.198]    [c.890]    [c.91]    [c.186]    [c.138]    [c.155]    [c.382]   
Система проектирования печатных плат Protel (2003) -- [ c.254 ]



ПОИСК



Булах

Выражение



© 2025 Mash-xxl.info Реклама на сайте