Энциклопедия по машиностроению XXL

Оборудование, материаловедение, механика и ...

Статьи Чертежи Таблицы О сайте Реклама

Эмиттерно-связанная логика

В настоящее время наиболее распространенной цифровой логикой является транзисторно-транзисторная (ТТЬ). Она использует 0.5 В для минимального уровня сигнала и 5 В — для максимального. ТТЬ является быстрой логикой, позволяющей применять ее во многих приложениях, однако более быстрой является эмиттерно-связанная логика (ЕСЬ). Цепи ЕСЬ использует -1.75 В для минимального и -0.9 В для максимального значений. На рис. 10.2 представлены логические уровни ТТЕ и ЕСЕ цепей.  [c.134]

Если соединить биполярные транзисторы определенным образом, получим базовый логический элемент или логический вентиль транзисторно-транзисторной логики (ТТЛ). Соединив те же транзисторы по другому, получим логический вентиль эмиттерно-связанной логики (ЭСЛ). Логические вентили ТТЛ обладают высокой скоростью переключения, но при этом потребляют относительно большой ток. Логические вентили ЭСЛ потенциально быстрее ТТЛ-вентилей, но потребляют еще больший ток.  [c.36]


Эмиттерно-связанная логика — см. ЭСЛ.  [c.396]

ЭСЛ (эмиттерно-связанная логика) — логические элементы, реализованные с помощью сконфигурированных особым образом биполярных транзисторов.  [c.396]

Эквивалентный вентиль 90 Эквивалентный конденсатор 349 Электростатическая индукционная машина 53 Элемент задержки 115 Элемент мозаики 52 Эмиттерно-связанная логика 36 Эмулятор машинных команд 209 Энергозависимые устройства 28  [c.406]

Этот эффект сначала проявлялся в устройствах эмиттерно-связан-ной логики (ЭСЛ). Ещё в конце 1980-х существовала одна ЭСЛ-техно-логия, в которой паразитные конденсаторы на входах вентилей-при-емников (с точки зрения выходов вентилей-передатчиков) изменяли свою ёмкость почти на 100 процентов в зависимости от состояния логических сигналов на других входах. Но это явление больше не ограничивается в своём проявлении только технологией ЭСЛ. Снова повторюсь, эффекты, вызывающие изменение значения задержки, начинают проявлять себя в новом качестве и выходят за пределы традиционных значений, когда мы продолжаем погружаться в область глубокого субмикрона.  [c.358]

Многие дополнительные эффекты можно учесть путем добавления внешних по отношению к исходной модели схемных элементов. Например, при разработке БИС на сверхбыстродействующих, малосигнальных элементах эмиттерно-связанной логики (ЭСЛ) предъявляются повышенные требования к точности моделирования статических характеристик логических цепей каскадно включенных элементов. Эти требования учитываются с помощью модели транзистора (рис. 6.8). Модель транзистора программы ПА-1 без учета Гб и Гк обозначена Гь Достоинство модели состоит в том, что она включает стандартные элементы электронных схем (диоды, резисторы) и не требует непосредственной модификации модели ПА-1. Диод Оэ позволяет учесть зависимость коэффициента В от тока эмиттера /э, а диод Оп и источник тока / —влияние подложки. Параметры дополнительных элементов схемы определяются из условия наилучшего совпадения с соответствующими экспериментальными зависимостями.  [c.137]

К сожалению, не всё так просто, так как определение, что действительно представляет собой эквивалентный вентиль, существенно зависит от того, кто об этом говорит. Имеется договоренность, согласно которой 2-входовая функция И-НЕ представляется собой один эквивалентный вентиль. Между тем, некоторые поставщики эквивалентный вентиль приравнивают к некоторому количеству транзисторов. И ещё более специфичная договоренность, понятная только посвященным, определяет эквивалентный вентиль эмиттерно-связанной логики одна одиннадцатая минимального количества логики, требуемого для реализации полного однобитного сумматора (кому же это пришло в голову ). В подобной ситуации перед реализацией каких-либо планов за кровно заработанные деньги следует убедиться, что все вкладывают один и тот же смысл в обсуждаемые понятия.  [c.90]


В отличие от рассмотренного примера вентили, реализованные с помощью более поздних технологий, таких как эмиттерно-связанная логика (или ЕС1 — етШег-соиркё logi ) пропускали импульсы, длительность которых была меньше задержки прохождения через них сигнала. Для работы с такими элементами некоторые системы моделирования могли функционировать в режиме, названном моделью транспортной задержки. Давайте ещё раз рассмотрим два положительных импульса длительностью 8 пс и 4 пс, приложенных к буферному логическому элементу, у которого время задержки по фронту и по спаду в форме мин ном макс равно 6 пс (Рис. 19.7).  [c.249]


Смотреть страницы где упоминается термин Эмиттерно-связанная логика : [c.697]   
Проектирование на ПЛИС архитектура, средства и методы (2007) -- [ c.36 ]



ПОИСК



А < рл логики

Мод связанность

Р связанное



© 2025 Mash-xxl.info Реклама на сайте