ПОИСК Статьи Чертежи Таблицы Зависимость задержки вывод-вывод от пути прохождения сигнала из "Проектирование на ПЛИС архитектура, средства и методы " В современных цифровых микросхемах каждый путь прохождения сигнала от входа до выхода характеризуется своим значением задержки вывод-вывод. Например, в 2-входовом логическом вентиле ИЛИ изменение сигнала на входе а вызовет изменение сигнала на выходе у (Рис. Б. 10, а), причем значение задержки в этом случае может отличаться от того, которое будет при изменении сигнала на входе Ь (Рис. Б.10, б). [c.351] Величина задержки вывод-вывод также будет зависеть от вида поступившего на логический элемент сигнала. Например, в нашем логическом элементе ИЛИ поступающий на вход а фронт (нарастающий фронт) импульса будет вызывать на выходе у задержку отличную от той, которая возникает при поступлении на этот же вход спада (ниспадающий фронт) импульса. [c.352] Заметим, что в этом простом примере порог срабатывания на входе равен 50 процентам, и, как уже говорилось выше, время задержки измеряется от момента, когда входное воздействие пересекает порог срабатывания, и до того, как сигнал на выходе начнёт изменять своё значение. [c.352] Следует заметить, что технология глубокого субмикрона не ограничивается только зависимостью задержки вывод-вывод от пути прохождения сигнала и типа входного воздействия (фронта или спада импульса), и представлены они здесь для того, чтобы подготовить вас к предстоящим ужасам. [c.352] Вернуться к основной статье