ПОИСК Статьи Чертежи Таблицы Простые HDL-методы проектирования заказных микросхем из "Проектирование на ПЛИС архитектура, средства и методы " Средства логического синтеза автоматически конвертировали КТЬ-описания устройств в набор регистров и булевых выражений, попутно реализуя различные процедуры минимизации и оптимизации, в том числе оптимизацию по временным задержкам и по площади используемого места на кристалле. После этого средства синтеза генерировали таблицы соединений вентилей, которые должны были соответствовать, и соответствовали, начальным временным ограничениям (Рис. 9.2). [c.139] Подход обладал рядом преимуществ. Во-первых, существенно повысилась производительность труда разработчиков, так как стало намного проще определять, понимать, обсуждать и отлаживать функциональность устройств, описание которых выполнено на уровне регистровых передач, чего нельзя было осуществить, работая с пачкой чертежей принципиальных схем. Во-вторых, средства логического моделирования работали с RTL-моделями намного быстрее, чем со схемами соединений вентилей. [c.139] Незначительная проблема возникала при использовании систем логического моделирования и заключалась в том, что хотя эти средства и позволяли работать с моделями, описанными на высоких уровнях абстракции, с использованием поведенческих конструкций, но первые версии средств синтеза воспринимали описание функциональности устройства только до уровня регистровых передач. Вследствие этого инженеры были вынуждены выбирать для работы синтезопригодные подмножества HDL. [c.139] Вернуться к основной статье