ПОИСК Статьи Чертежи Таблицы Параллельная загрузка, ПЛИС в режиме ведущий из "Проектирование на ПЛИС архитектура, средства и методы " Во многих отношениях этот режим подобен предыдущему, но при этом данные читаются 8-битными кусками из памяти, которая содержит также восемь выводов данных. Группы из восьми бит довольно широко распространены и называются байтом. [c.100] Кроме обеспечения управляющих сигналов, ПЛИС формирует для внешней памяти сигналы адреса, которые используются для указания байта конфигурационных данных, который будет загружаться на следующем такте (Рис. 5.6). [c.100] Действительная причина популярности этих микросхем заключалась в том, что специальные устройства памяти, используемые для последовательной загрузки конфигурационных данных в режиме ведущий, были довольно дорогими. По сравнению с ними параллельный метод позволял разработчикам использовать серийно выпускаемые устройства памяти, которые отличались низкой стоимостью. [c.101] Специальные устройства памяти, создаваемые для использования совместно с ПЛИС в настоящее время, являются относительно недорогими и изготавливаются по Р1а8Ь-технологии, т. е. являются устройствами многократного использования. Современные ПЛИС используют новые варианты параллельной загрузки. В этих случаях внешняя память является специальным устройством, которое не требует внешней адресации, т. е. ПЛИС больше не нуждается во внутреннем счетчике для этих целей (Рис. 5.7). [c.101] В этом случае так же, как и в последовательном режиме, ПЛИС просто вьщает сигнал сброса внешней памяти для обозначения того, что она готова начать чтение данных с начала конфигурационной последовательности, и затем вьщает синхроимпульсы для синхронизации конфигурационных данных, поступающих из внешней памяти. [c.102] Вернуться к основной статье