ПОИСК Статьи Чертежи Таблицы Последовательная загрузка, ПЛИС в режиме ведущий из "Проектирование на ПЛИС архитектура, средства и методы " ПЛИС также использует несколько сигналов для управления внешней памятью. К ним относится сигнал сброса, который выдается ПЛИС при готовности ею начать чтение данных, а также синхросигнал, предназначенный для синхронизации конфигурационных данных. [c.99] В этом режиме ПЛИС не нуждается во внешней памяти с последовательной адресацией. При таком режиме используются простые импульсы сигнала сброса для передачи сигнала готовности начать чтение данных с начала конфигурационной последовательности, а затем применяется последовательность синхроимпульсов для синхронизации выдачи конфигурационных данных из памяти. [c.99] На заре компьютерной эры каждый желающий самостоятельно вводил в обращение свои собственные определения, и поначалу по разным версиям байт состоял из 5,6, 7, 8 и даже 9 битов. Спустя некоторое время все заи нтересованные лица пришли к консенсусу, и байты стали 8-битными. После этого все стали довольными и счастливыми. Правда и на этот раз не обошлось без недовольных, но на них никто не обращал внимания. [c.100] ОДНОЙ печатной плате. В этом случае каждая микросхема может иметь собственное выделенное устройство внешней памяти и конфигурироваться по отдельности, как показано на Рис. 5.4. Согласно другому подходу, ПЛИС могут соединяться каскадом, т. е. по схеме последовательного опроса, и использовать совместно одно устройство внешней памяти (Рис. 5.5). [c.100] В схеме, показанной на Рис. 5.5, первая ПЛИС в цепочке (она соединена напрямую с внешней памятью) будет конфигурироваться для работы в последовательном режиме как ведущий master). Все последующие ПЛИС в этой цепочке должны быть сконфигурированы для работы в последовательном режиме как ведомые slave). [c.100] Вернуться к основной статье