ПОИСК Статьи Чертежи Таблицы Триггеры. Счетчики из "Цифровые авометры " Для построения различных логических схем цифровых приборов широко применяются триггеры. Используя потециальные схемы И-НЕ, как показано на рис. 9, можно построить 5-триггер. Работу несинхронизируемого 1 5-триггера можно проследить по табл. 4. [c.11] При Л = 1, В—О происходит установка триггера в нулевое сос тояние 1) = 0. [c.12] Если Л = В=0, то состоян-йе триггера однозначно не определяется и возможно искажение информации, хранимой в триггере. Поэтол му такая комбинация входных сигналов не допускается. [c.12] Распространенным типом триггера на интегральных логических элементах является универсальный //(-триггер. Схема его показана на рис. 10, а работу поясняет табл. 5. [c.12] Сигнал Л = 1 устанавливает триггер в состояние 1 , а сигнал В= переводит его в состояние О независимо от предыдущего состояния. [c.12] В отличие от / 5-триггера в //(-триггере 1 может одновременна подаваться на входы Л и В. При этом триггер при подаче тактового сигнала Т всегда будет изменять свое состояние иа противоположи ое, т. е. при Л = В=1 схема ведет себя как триггер со счетнымг входом. [c.12] Схема универсального //(-триггера на МОП-транзисторах показана на рис. 11. В это м триггере резисторы в цепях обратных свя-зей отсутствуют, так как ввиду очень высоких входных сопротивле-ний транзисторов в них нет необходимости. Вместо нагрузоч ных резисторов в //(-триггере используются МОП-транзисторы, затворы которых могут быть подключены либо к стокам, либо к отдельному источнику питания. [c.12] Транзисторы Ti—Ti образуют первый статический триггер, а транзисторы 75— 8 — второй. Соединение триггеров выполняется траизисторами Tq—Тю, Г12—Tis. Такая ячейка представляет собой триггер с раздельными входами. [c.12] Транзистор Tit предназначен для предварительной установки схемы в исходное состояние. Транзисторы Ги, Г15 отделяют триггеры друг от друга. Информация записывается во время тактового импульса. Передача информации из первого триггера во второй происходит только во время паузы. С помощью транзисторов Tie,, Тп схема превращается в универсальный триггер, работу которого) можно проследить по табл. 6. [c.12] Счетчики на интегральных элементах строятся в основном так же, как и счетчики на дискретных элементах. Некоторые особенности возникают при использовании специальных интегральных триггеров. На рис. Т2,(2 показана схема йростейшего счетчика по (модулю 8, построенного на интегральных //(-триггерах. Первый триггер счетчика изменяет свое состояние с приходом каждого импульса В, так как на его входы I ц К постоянно подано напряжение, соответствующее 1. Последующие триггеры счетчика изменяют свое сог стояние на противоположное под действием сигна [1а В только в том случае, если с единичного выхода Q предшествующего триггера на входы I и К подается единичный сигнал. Временная диаграмма работы такого счетчика показана на рис. 12,6. [c.12] Второй триггер сработает (под воздействием сигнала тоЛьК6 в том случае, если i a вход схемы И1 подана 1 с выхода Qi триггера Г1 и с выхода Qk триггера Г4. Триггер Гз работает аналогично от входных сигналов схемы Иг. Триггер Г4 устанавливается в О под воздействием 1 с выхода а в 1 — только при подаче сигналов Qu Qг, Qz на вход схемы Из. [c.14] Работу декадного счетчика поясняет табл. 7. [c.14] Вернуться к основной статье